103年第2學期-1225 數位系統雛型設計 課程資訊

課程分享

選課分析

本課程名額為 70人,已有49人選讀,尚餘名額21人。
本課程可網路登記,目前已登記人數為 19 人,選上機率為99.9%

評分方式

評分項目 配分比例 說明
課堂小考與作業 30
出席率 15
期中考 25
期末考 30

授課教師

蔡坤霖

教育目標

藉由本課程的介紹,學生可瞭解VLSI與FPGA之特性與關係。除培養學生對大型系統的認識外,並可建立學生在FPGA上發展數位系統之基礎能力。在課程結束後,學生可利用FPGA驗證自己設計的電路之正確性與效能。

課程資訊

參考書目

Pong P. Chu, FPGA Prototyping by Verilog Examples, Wiley, 2008