103年第1學期-1226 邏輯設計 課程資訊
評分方式
評分項目 | 配分比例 | 說明 |
---|---|---|
小考(quiz)、作業報告(Homeworks) | 35 | |
期中考(Midterm Exams) | 25 | |
期末考(Midterm Exams) | 30 | |
出席率(attendence) | 10 |
選課分析
本課程名額為 100人,已有90 人選讀,尚餘名額10人。
登入後可進行最愛課程追蹤 [按此登入]。
授課教師
蔡坤霖教育目標
This course covers the fundamental issues of designing a digital system. We will begin by introducing number systems, Boolean algebra, and logic gates. After that, we will discuss the minimization techniques of Boolean functions using Karnaugh Map as well as algorithmic procedures. In the second half, we will focus on the design techniques for combinational, sequential, and memory circuits. Finally, we will introduce the more modern design concept using Register-Transfer-Level (RTL) descriptions. Upon the completion, the students will know how to realize a given digital system, e.g., the arithmetic logic unit (ALU) of a CPU, into a logic circuit.
課程概述
本課程旨在介紹基本數位邏輯設計,其中包含邏輯設計的理論、原理、元件、電路及其應用等。
課程資訊
基本資料
必修課,學分數:3-0
上課時間:三/2,四/3,4[HT007]
修課班級:電機系1
修課年級:年級以上
選課備註:
教師與教學助理
授課教師:蔡坤霖
大班TA或教學助理:尚無資料
Office Hour星期三 10:00-12:00
星期四 14:00-16:00
或email與教師約定時間
地點:HT 221-9
授課大綱
授課大綱:開啟授課大綱(授課計畫表)
(開在新視窗)
參考書目
M. Morris Mano and Michael D. Ciletti, DIGITAL DESIGN 5th edition, Pearson Prentice Hall
開課紀錄
您可查詢過去本課程開課紀錄。 邏輯設計歷史開課紀錄查詢