103年第2學期-1225 數位系統雛型設計 課程資訊
評分方式
評分項目 | 配分比例 | 說明 |
---|---|---|
課堂小考與作業 | 30 | |
出席率 | 15 | |
期中考 | 25 | |
期末考 | 30 |
選課分析
本課程名額為 70人,已有49 人選讀,尚餘名額21人。
本課程可網路登記,目前已登記人數為 19 人,選上機率為99.9%
登入後可進行最愛課程追蹤 [按此登入]。
授課教師
蔡坤霖教育目標
藉由本課程的介紹,學生可瞭解VLSI與FPGA之特性與關係。除培養學生對大型系統的認識外,並可建立學生在FPGA上發展數位系統之基礎能力。在課程結束後,學生可利用FPGA驗證自己設計的電路之正確性與效能。
課程資訊
基本資料
必修課,學分數:0-3
上課時間:四/7[C214] 二/6,7[HT007]
修課班級:電機系IC通訊組1
修課年級:年級以上
選課備註:
教師與教學助理
授課教師:蔡坤霖
大班TA或教學助理:尚無資料
Office Hour三/3,4[HT221-9]
四/5,6[HT221-9]
或Email與授課教師約定時間地點
授課大綱
授課大綱:開啟授課大綱(授課計畫表)
(開在新視窗)
參考書目
Pong P. Chu, FPGA Prototyping by Verilog Examples, Wiley, 2008
開課紀錄
您可查詢過去本課程開課紀錄。 數位系統雛型設計歷史開課紀錄查詢