105年第2學期-1228 數位系統雛型設計實驗 課程資訊
評分方式
評分項目 | 配分比例 | 說明 |
---|---|---|
課堂上機實作 | 60 | |
期末專題製作 | 40 |
選課分析
本課程名額為 40人,已有54 人選讀,尚餘名額-14人。
登入後可進行最愛課程追蹤 [按此登入]。
教育目標
課程主要目標是讓學生藉由FPGA發展套件的操作與練習,建立數位系統設計的觀念。從組合電路、循序電路至整個系統設計,利用範例實做,以及期末專題的方式,使學生具備系統開發應有的知識與技能,並培養學生以團隊方式共同設計創新系統。本課程利用電腦輔助設計,由基本邏輯電路出發,從模擬結果觀察各個基本電路的特性,進而發展較複雜的數位電路,並燒錄所設計程式至FPGA,利用實驗版上之輸入及輸出測試,體會設計成果。
課程資訊
基本資料
必修課,學分數:0-1
上課時間:三/9,10,11[HT002]
修課班級:電機系IC通訊組1
修課年級:年級以上
選課備註:IC通訊組
教師與教學助理
授課教師:蔡坤霖
大班TA或教學助理:尚無資料
Office Hour三/3,4[HT221-9]
四/5[HT221-9]
或Email與授課教師約定時間地點
授課大綱
授課大綱:開啟授課大綱(授課計畫表)
(開在新視窗)
參考書目
1.自編教材
2.廖裕評、陸瑞強,〈系統晶片設計使用Quartus II〉,全華圖書,2005
開課紀錄
您可查詢過去本課程開課紀錄。 數位系統雛型設計實驗歷史開課紀錄查詢